загрузка...

 

загрузка...
Телевизоры Пензенского радиозавода     |     Регулировка и настройка волна 37тц-610/611/612/61 от/611 т/612т

Принципиальная схема волна 37тц-610/611/612/61 от/611 т/612т

Принципиальная схема базовой моноплаты телевизоров приведена на рис. 4.3, а модуля обработки сигналов МОС - на рис. 4.4.

Радиоканал и канал звука содержит селектор типа СК-В-301, канал обработки сигналов ПЧИЗ, демодуляторы видеосигнала и сигнала звуковой частоты, коммутатор видео- и звуковых сигналов, выполненные на процессоре D2 МОС типа TDA8362-5 (рис. 4.5), и усилитель мощности сиг налов звука D6 моноплаты типа К174УН14 (см. рис. 1.9).

Радиовещательный сигнал подается на антенное гнездо MB - ДМВ СК, в котором ВЧ сигналы селектируются , усиливаются и преобразуются в сигналы ПЧИЗ.

Переключение частотных диапазонов и настройка на каналы осуществляются процессором управления D6 МОС типа INA84C640ANS-19 (см. аналог на рис. 2.5) сигналами, которые формируются на его выв. 8,10 и 1.

С выв. 8 и 10 процессора управления через конт. 7, 6 разъема X1/XS1 сигналы управления поступают на выв. 1,2 микросхемы D1 моноплаты, где они дополнительно формируются, и с ее выв. 5-7 поступают на соответствующие выводы (3,4,6) селектора каналов, включая требуемый диапазон.

Напряжение настройки формируется от источника стабилизированного напряжения +31 В с помощью транзистора VT7 и после фильтрации подается через конт. 9 соединителя X1/XS1 на выв. 7 СК

Сигналы ПЧ с выв. 12,13 СК поступают через конт. 8, 9 соединителя XS2/X2 на вход фильтра на nABZQI МОС(выв. 1,2), который формирует АЧХ тракта УПЧИЗ, обеспечивая избирательность по соседнему каналу и положение несущих частот изображения и звука.

С выхода фильтра (выв. 4,5) сигнал поступает на вход регулируемой схемы УПЧИЗ, находящейся в микросхеме D2 МОС (выв. 45, 46) и управляемой схемой АРУ, которая вырабатывает также напряжение АРУ для УВЧ СК.

Фильтрация напряжения АРУ осуществляется конденсатором С17 МОС, подключенным к выв. 48 микросхемы D2 МОС. С его выв. 47 напряжение АРУ через конт. 11 разъема X2/XS2 и фильтр С9 R8 С4 моноплаты подается на выв. 1 СК. Опорное напряжение АРУ на СК задается делителем R1 R5 моноплаты. Задержка АРУ на СК регулируется изменением напряжения на выв. 49 переменным резистором R13.

С выхода регулируемого усилителя сигнал ПЧИЗ поступает на видеодемодулятор , выполненный по схеме квадратурного детектора с внешним опорным контуром L2 С35, подключенным к выв. 2,3 микросхемы. Этот же контур используется схемой АПЧГ Сигнал ошибки настройки частоты гетеродина, формируемый схемой АПЧГ, снимается с выв. 44 микросхемы D2 и поступает на выв. 9 процессора управления D6 для подстройки частоты гетеродина через систему управления телевизором. Сигнал с выхода схемы АПЧГ суммируется с постоянным напряжением, определяемым делителем R6 R84 R77 МОС, которое условно принимается за ноль дискриминатора.

С выхода демодулятора видеосигнал подается на схему АРУ, а также на схему опознавания телевизионного сигнала (СОС). При опознании телевизионного сигнала на выв. 4 процессора D2 МОС формируется сигнал, который через резистор R55 подается на выв. 29 процессора управления D6.

При отсутствии сигнала опознавания процессор управления блокирует звуковой канал, через определенное время переводит телевизор вдежурный режим, и увеличивает скорость изменения напряжения настройки.

С выхода демодулятора ПЦТВ, содержащий вторую ПЧ звука (5,5 или 6,5 МГц), поступает на выв. 7 процессора D2 и далее через эмиттерный повторитель, выполненный на транзисторе VT1 МОС, - на полосовые фильтры ZQ3, ZQ4. Выделенный полосовыми фильтрами ЧМ сигнал разностной звуковой частоты поступает на выв. 5 процессора D2 - вход демодулятора звукового сигнала. Демодулированный звуковой сигнал подается на предварительный усилитель и далее на один из входов переключателя, на другой вход которого (выв. 6 процессора) через конт. 1 разъема Х4/ХР4 приходит звуковой сигнал от внешнего источника через конт. 2 разъема XS11 (SCART).

Переключатель осуществляет выбор звукового сигнала. Управление переключателем производится сигналом, сформированным процессором управления D6, с выв. 12 которого сигнал управления после инвертирования транзистором VT4 поступает на выв. 16 процессора D2.

С выхода переключателя звуковой сигнал подается на регулируемый усилитель, а также на выв. 1 процессора D2 и далее через усилитель на транзисторе VT2 и конт. 2 разъема Х4/ХР4 на конт. 1 разъема XS11 для внешнего потребителя.

Значение постоянного напряжения на выв. 5 процессора D2 МОС определяет уровень громкости, воздействуя через схему регулировки громкости на регулируемый усилитель. Напряжение регулировки формируется на выв. 2 процессора управления D6 и через резисторы R74, R27 поступает на выв. 5 процессора D2.

Рис. 4.3. Принципиальная схема базовой моноплаты

С выхода регулируемого усилителя через выв. 50 процессора D2, разделительный конденсатор С1 и конт. 12 разъема X2/XS2 звуковой сигнал подается на вход усилителя мощности, выполненного на микросхеме D6 моноплаты (выв. 1), нагрузкой которого является динамическая головка ВА, подключаемая к выв. 4 микросхемы через разделительный конденсатор С63 и конт. 1 разъема XS10. Питание микросхемы осуществляется подачей на ее выв. 5 напряжения +15 В через RC фильтр как в рабочем, так и в дежурном режимах.

С помощью транзистора VT6 моноплаты, который открывается в дежурном режиме телевизора, осуществляется закрывание выходного каскада усилителя мощности звука.

В рабочем режиме транзистор VT6 закрыт положительным напряжением на его базе от источника напряжения +8 В, которое в дежурном режиме отсутствует.

ПЦТВ, содержащий вторую ПЧ звука, с эмиттерной нагрузки транзистора VT1 МОС через резистор R32 поступает на режекторные фильтры звуковых поднесущих ZQ5, ZQ6.

ПЦТВ с подавленными поднесущими звукового сигнала подается через конденсатор С46 на один из входов переключателя видеосигналов процессора D2 (выв. 13). Этот же сигнал через эмиттерный повторитель, выполненный на транзисторе VT3 МОС, и конт. 7 разъема Х4/ХР4 поступает на конт. 19 разъема XS11(SCART) для внешнего потребителя.

На второй вход переключателя (выв. 15 микросхемы D2) поступает видеосигнал от внешнего источника (конт. 20 разъема XS11) через конт. 5 разъема ХР4/Х4 и разделительный конденсатор С32 МОС.

Управление переключателем видеосигналов производится тем же сигналом, что и переключателем звуковых сигналов.

Переключатель осуществляет выбор видеосигнала (внутреннего или внешнего) и подачу его на схемы синхронизации разверток, видеопроцессор и декодер сигналов цветности.

Каналы сигналов яркости и цветности выполнены на микросхемах D2, D1 типа ILA8395N1 (рис. 4.6) и D3 типа ILA4661N (рис. 4.7), расположенных на МОС. В канале сигнала яркости происходит подавление режекторным фильтром сигналов цветности на частоте 4,43 МГц (PAL). Выделенный сигнал яркости подается на линию задержки, предназначенную для компенсации времени задержки на время обработки декодером сигнала цветности.

Задержанный сигнал яркости поступает на вход матрицы сигналов основных цветов RGB.

На входе канала цветности происходит выделение сигнала цветности с помощью полосового фильтра и подавление составляющих сигнала яркости.

Выделенный сигнал цветности далее поступает на декодер PAL со схемой автоматического опознавания. Для работы декодера необходим генератор, опорная частота которого задается внешним кварцевым резонатором ZQ2 (4,43 МГц), подключенным к выв. 35 микросхемы D2.

Выделенные декодером цветоразностные сигналы через выв. 30, 31 микросхемы и разделительные конденсаторы С25, С26 МОС подаются на выв. 16,14 микросхемы D3 МОС, где происходит их задержка на время одной строки и коррекция фазы. С выв. 11,12 этой микросхемы цветоразностные сигналы поступают через разделительные конденсаторы С23, С24 на выв. 29, 28 микросхемы D2 МОС.

Для декодирования сигналов цветности системы SECAM используется отдельная микросхема D1 МОС.

Рис. 4.4. Принципиальная схема модуля обработки сигналов МОС

Рис. 4.6. Структурная схема микросхемы ILA8395N1

Видеосигнал поступает на ее выв. 16 с выв. 27 процессора D2. Для работы декодера необходим сигнал опорной частоты 4,43 МГц, который подается на выв. 1 микросхемы с выв. 32 процессора.

Демодулированные сигналы цветности подаются на выв. 9 и 10 микросхемы в виде чередующихся через строку цветоразностных сигналов и далее через конденсаторы С25, С26 - на выв. 16, 14 микросхемы D3, где восстанавливаются пропущенные цветоразностные сигналы.

Схема опознавания SECAM вырабатывает напряжение постоянного уровня, которое подается на выв. 1 микросхемы. Это напряжение используется в процессоре D2 для отключения выходных каскадов цветоразностных сигналов декодера PAL.

Для синхронизации работы декодеров цветности и линий задержки используются трехуровневые стробирующие импульсы строчной и кадровой частоты, которые формируются в микросхеме D2 (выв. 38) и подаются на выв. 15 и 5 микросхем D1 и D3 МОС соответственно.

Рис. 4.7. Структурная схема микросхемы ILA4661N

С выв. 11,12 микросхемы D3 цветоразностные сигналы R-Y и B-Y через конденсаторы С23, С24 поступают на выв. 29, 28 процессора D2, где и осуществляется дальнейшее их преобразование в сигналы основных цветов RGB.

Вначале из цветоразностных сигналов R-Y и B-Y матрицируется цветоразностный сигнал G-Y, а затем из трех цветоразностных сигналов и сигнала яркости Y матрицируются сигналы основных цветов RGB, поступающие далее на схему выбора сигналов RGB. Эта схема осуществляет выбор сигналов в зависимости от значения напряжения на выв. 21 микросхемы D2. При напряжении менее 0,3 В подключаются внутренние сигналы от матрицы RGB. При напряжении от 0,3 до 3 В подключаются внешние сигналы RGB, подаваемые на выв. 22-24 процессора D2 через разделительные конденсаторы С36-С38 и резисторы R68-R70 с выв. 15-17 микросхемы D5 МОС -декодера сигналов телетекста.

При напряжении на выв. 21 процессора более 4 В выходные каскады сигналов основных цветов закрываются на время прохождения сигналов RGB от процессора управления D6 (выв. 22-24) через диоды VD3-VD5 и конт. 3-1 разъема ХЗ на соответствующие входы выходных видеоусилителей платы кинескопа A3.

При приеме сигналов телетекста на выв. 21 процессора D2 поступает напряжение 3,3 В, формируемое на выв. 19 микросхемы D5MOC. При приеме телевизионных программ на выв. 21 процессора поступает напряжение менее 0,3 В, формируемое на выв. 25 процессора управления D6. Это напряжение увеличивается до 4,5 В на время прохождения сигналов RGB от процессора управления, а также при переключении телевизионных программ, что приводит к блокировке выходных каскадов RGB в процессоре D2.

В процессоре обеспечена возможность регулировки четкости, яркости, контрастности и цветовой насыщенности изображения на экране кинескопа. Все указанные выше регулировки определяются значениями постоянных напряжений на соответствующих выводах процессора (выв. 14, 17,25,26), которые формируются системой управления на соответствующих выводах процессора управления D6 (выв. 6,3,5,4).

Через схему регулировки контрастности обеспечивается ограничение величины среднего тока лучей кинескопа. Напряжение на конденсаторе С53 моноплаты, подключенном к выв. 7 диодно-каскадного трансформатора ТЗ, пропорционально значению среднего тока лучей кинескопа за счет протекания этого тока через резистор R45. Напряжение на конденсаторе С53 через конт. 10 разъема XS1/X1, резистор R26 и диод VD9 подается на выв. 25 процессора D2. При достижении предельно допустимого значения среднего тока лучей кинескопа потенциал на катоде диода VD9 понижается, что приводит к его открыванию и снижению значения напряжения на выв. 25, приводящему к уменьшению контрастности изображения, а, следовательно, препятствует дальнейшему увеличению среднего тока лучей кинескопа.

Сигналы основных цветов RGB после регулировки яркости и констрастности поступают на усилители сигналов RGB и далее через соответствующие выв. 20,19,18 процессора D2 МОС, резисторы R21, R22, R23 и конт. 3, 2, 1 разъема ХЗ - на выходные видеоусилители, расположенные на плате кинескопа A3.

Выходные видеоусилители сигналов основных цветов RGB идентичны по схеме (рис. 4.8) и обеспечивают необходимый для модуляции кинескопа по катодам размах сигналов RGB. Видеоусилители - двухкаскадные. Первый каскад на транзисторе VT2 (канал сигнала В) выполнен по схеме с общим эмиттером, второй - по схеме с общей базой. Резистор R8 обеспечивает отрицательную обратную связь в видеоусилителе , а элементы С4, R9, L1 - ВЧ коррекцию его АЧХ.

Рис. 4.8. Принципиальная схема платы кинескопа

Для обеспечения необходимого режима транзисторов VT2, VT1 по постоянному току на базе транзистора VT1 поддерживается постоянное напряжение от источника напряжения +12 В.

Переменным резистором R1 регулируют уровень черного в сигнале В на катоде кинескопа для обеспечения баланса белого свечения в темном. Переменным резистором R2 регулируют размах сигнала В на катоде кинескопа для обеспечения баланса белого цвета в светлом.

Питаются каскады выходных видеоусилителей от напряжения +200 В, которое формируется в выходном каскаде строчной развертки и подается через фильтр R33 СЗ. № -

Схемы строчной и кадровой разверток. С выхода переключателя видеосигналов (внутреннего или внешнего), находящегося в процессоре D2 МОС, видеосигнал поступает на схему селектора синхроимпульсов, в которой осуществляется выделение синхроимпульсов и разделение их на строчные и кадровые. ж

Задающий генератор строчной развертки работает на двойной строчной частоте, стабилизированной кварцевым резонатором ZQ2. После деления частоты осуществляется автоматическая подстройка частоты и фазы запускающих импульсов. Напряжение регулировки частоты и фазы формируется на внешнем фильтре С22 R14C18 МОС, подключенном к выв. 40 процессора. Ручная регулировка фазы строчной развертки и, следовательно, центровка изображения по горизонтали осуществляется изменением значения напряжения на выв. 39 процессора D2 переменным резистором R9 МОС.

Необходимые для работы схемы АПЧФ импульсы обратного хода строчной развертки поступают на выв. 38 процессора через резистор R4, конт. 3 разъема X2/XS2 с выходного каскада строчной развертки. На выв. 38 формируются трехуровневые стробирующие импульсы, необходимые для обеспечения работы декодера цветности и видеопроцессора.

Сформированные импульсы запуска строчной развертки поступают на выв. 37 процессора D2 и далее через резистор R15, конт. 2 разъема X2/XS2 - на базу транзистора VT1 моноплаты - предварительного усилителя сигнала строчной развертки, обеспечивающего оптимальное переключение выходного транзистора VT2. Нагрузкой предварительного усилителя служит первичная обмотка согласующего трансформатора Т1, в то время как его вторичная (понижающая) обмотка включена в базовую цепь транзистора VT2 выходного каскада.

Выходной каскад строчной развертки выполнен по схеме двухстороннего электронного ключа на транзисторе VT2, шунтирован ном демпфирующими диодами VD14,VD15. Нагрузкой выходного каскада являются диодно-каскадный трансформатор (ТДКС) ТЗ, строчные катушки ОС, подключенные через разъем XS6, и включенные последовательно с ними РЛС L3 и конденсатор С38.

Питание выходного каскада строчной развертки осуществляется напряжением +110 В, сформированным импульсным источником питания телевизора. Питание схемы предварительного усилителя в первый момент переключения телевизора из дежурного режима в рабочий осуществляется от источника напряжения +12 В через диод VD4 моноплаты. После начала работы выходного каскада строчной развертки через резистор R14 на предварительный усилитель подается напряжение +25 В, получаемое за счет выпрямления диодом VD22 импульсов обратного хода строчной развертки, снимаемых с обмотки 3, 10ТДКСТЗ. Диод VD4 при этом закрывается.

ТДКС ТЗ является источником следующих питающих напряжений: +25 кВ - для питания анода кинескопа, + 8 кВ - фокусирующего и ускоряющих электродов кинескопа, +200 В - видеоусилителей платы кинескопа A3, +25 В - выходного каскада кадровой развертки на микросхеме D3 моноплаты и предварительного каскада строчной развертки. От одной из обмоток ТДКС (выв. 4, 5) осуществляется питание подогревателей кинескопа.

Импульсы обратного хода строчной развертки снимаются с коллектора транзистора VT3 через емкостный делитель СЗЗС34, ограничиваются с двух сторон по размаху с помощью диодов VD2, VD3 и через конт. 3 разъема XS2/X2 и резистор R4 МОС поступают на выв. 38 процессора, а также через делитель R53 R90 - на выв. 26 процессора управления D6.

В процессоре D2 формируется пилообразный сигнал кадровой частоты с использованием делителя строчных импульсов, синхронизируемого кадровыми синхроимпульсами. Нагрузкой генератора пилообразного сигнала являются резисторы R1, R3 МОС, через которые заряжается конденсатор С5, подключенный к выв. 42 процессора D2. Для улучшения линейности пилообразного сигнала конденсатор заряжается от напряжения +31 В.

Увеличение среднего тока лучей кинескопа приводит к снижению напряжения на аноде кинескопа и, следовательно, к увеличению размера растра по вертикали. Для стабилизации размера растра по вертикали при изменении яркости свечения экрана кинескопа часть его среднего тока лучей протекает через резисторы R2f R1 МОС, изменяя размах пилообразного сигнала на конденсаторе С5 в зависимости от яркости изображения. Далее пилообразный сигнал подается на предварительный усилитель, выход которого (выв. 43) через конт. 6 разъема X2/XS2 и интегрирующую цепь R22 С15 R27C20 соединен со входом (выв. 1,3) выходного каскада кадровой развертки, реализованного на микросхеме D3 моноплаты типа TDA3654Q (рис. 4.9), имеющей в своем составе предварительный усилитель, выходной усилитель и генератор импульсов обратного хода.

Рис. 4.9. Структурная схема микросхемы TDA3654Q

Нагрузкой выходного каскада являются кадровые катушки ОС, соединенные последовательное конденсатором С32 и резистором R41 и подключенные к выв. 5 микросхемы D3 через разъем XS5.

Сигнал обратной связи снимается с переменного резистора R37 моноплаты и через резистор R31 и конт. 5 разъема XS2/X2 подается на выв. 41 процессора D2 МОС.

Изменением величины обратной связи регулируется размер растра по вертикали. Центровка растра по вертикали осуществляется подачей постоянного напряжения с переменного резистора R38 моноплаты через резистор R36 в цепь кадровых катушек ОС. Переменным резистором R38 моноплаты регулируют линейность растра по вертикали.

С выхода генератора импульсов обратного хода кадровой развертки (выв. 8) импульсы после делителя R42 R44 моноплаты через конт. 2 разъема XS1/X1, конденсатор С67 МОС и резистор R60 поступают на выв. 27 процессора управления D6.

Питание ряда устройств микросхемы D3 моноплаты осуществляется через выв. 9 напряжением +25 В, формируемым в выходном каскаде строчной развертки.

Питание выходного усилителя осуществляется через выв. 6 микросхемы, где суммируются напряжение на выв. 9 с напряжением на конденсаторе С37 моноплаты, получаемым за счет его зарядки импульсами обратного хода, что обеспечивает улучшение линейности растра по вертикали.

Система управления обеспечивает возможность управления телевизорами как с панели управления, так и дистанционно с помощью ПДУ. При этом на экране телевизора отображаются графические символы, указывающие на вид регулировки и ее относительное значение.

Контакты кнопок управления SB1-SB8 блока управления А6 (рис. 4.10 и 4.11) через конт. 1-9 разъема Х5 связаны с выв. 13-19 процессора управления D6 МОС, где сигналы от кнопок управления дешифруются и формируются соответствующие сигналы управления, которые передаются на исполнительные устройства, находящиеся в СК, телевизионном процессоре D2 МОС, декодере сигналов телетекста D5 МОС, стабилизаторе напряжения D4 моноплаты.

Рис. 4.10. Принципиальная схема блока управления телевизора Волна 37 ТЦ-610/Т

Рис. 4.11. Принципиальная схема блока управления телевизоров Волна 37 ТЦ-611/Т/612/Т

Схема ПДУ кодирует каждую из команд управления и модулирует кодированным сигналом ИК лучи, излучаемые специальным диодом, находящимся в ПДУ.

Фотоприемник D7 блока управления (см. рис. 2.6) принимает излучаемые ПДУ ИК лучи, усиливает и демодулирует кодированные сигналы. С выхода фотоприемника через конт. 10 разъема Х5 кодированные сигналы поступают на выв. 35 процессора управления D6 МОС, где они декодируются и формируются соответствующие сигналы управления.

Сигналы графических символов с выв. 22-24 процессора управления D6 через диоды VD3-VD5 и конт. 3-1 разъема ХЗ поступают на соответствующие выходные видеоусилители сигналов RGB платы кинескопа. Сигналы графических символов синхронизируются кадровыми и строчными импульсами обратного хода, поступающими на выв. 27, 26 процессора управления D6 МОС.

К выв. 31, 32 процессора управления подключен кварцевый резонатор ZQ7, стабилизирующий частоту внутреннего генератора. Сопротивление резистора R52, через который на выв. 28 процессора управления подается напряжение питания +5 В, определяет размеры символов и знаков на экране телевизора.

При включении телевизора в сеть переменного тока с помощью выключателя 31 (А1) на выв. 42 процессора управления подается напряжение питания +5 В. При этом на его выв. 41 формируется сигнал лог. 1 (+5 В), что приводит к открыванию транзистора VT5 моноплаты и закрыванию стабилизатора напряжения +12 В, выполненного на микросхеме D4 типа ILA8138А (рис. 4.12), от которого осуществляется питание большинства схем телевизора. Следовательно, телевизор находится в дежурном режиме.

При нажатии любой из кнопок переключения программ панели управления или ПДУ на выв. 41 процессора управления формируется сигнал лог. 0, транзистор VT5 закрывается, а стабилизатор напряжения D4 открывается и напряжение +12 В с его выхода подается на схемы телевизора, который переходит в рабочий режим.

Для управления оперативными регулировками изображения и звука используются три кнопки:

Рис. 4.12. Структурная схема микросхемы ILA8138A

одна определяет выбор функции (яркость, контрастность, насыщенность, четкость, громкость), две другие увеличение или уменьшение функции. При последовательном нажатии первой кнопки на выв. 3, 5, 4, 6, 2 процессора управления также последовательно формируются импульсы положительной полярности с периодом следования 19,2 мкс с возможностью изменения их длительности (увеличения или уменьшения) двумя другими кнопками. С помощью сглаживающих RC фильтров импульсные сигналы с изменяющейся длительностью преобразуются в постоянные напряжения изменяющегося уровня.

Так, при регулировке яркости импульсный сигнал, сформированный на выв. 3 процессора управления, сглаживается фильтром R75 С49 МОС и в виде управляющего сигнала поступает на выв. 17 микросхемы D2.

Аналогичным способом формируются сигналы, управляющие контрастностью, насыщенностью, четкостью и громкостью на выв. 5,4, 6, 2 процессора управления.

При подаче с ПДУ сигнала отключения звукового канала на выв. 2 процессора управления формируется импульсный сигнал с минимальной длительностью.

Схема формирования напряжения настройки от источника стабилизированного напряжения +31 В содержит ключевой каскад на транзисторе VT7 МОС и сглаживающий фильтр R81 С66 МОС, R2 моноплаты. При нажатии кнопки поиска программы на выв. 1 процессора управления формируется импульсный сигнал положительной полярности с изменяющейся длительностью размахом не менее 2,4 В. При максимальной длительности импульсов, подаваемых через резистор R72 МОС на базу транзистора VT7 МОС, он практически все время открыт, следовательно напряжение на его коллекторе весь период близко к нулю.

При минимальной длительности импульса транзистор VT7 в течение всего периода повторения импульсов закрыт, а напряжение на его коллекторе определяется в основном отношением сопротивлений резисторов R85, R83 МОС и равно примерно +28 В.

Таким образом, изменяя скважность импульсного сигнала на выв. 1 процессора управления, можно изменять напряжение настройки на выв. 7 СК от 0 до 28 В.

Напряжение, вырабатываемое схемой АПЧГ, поступает на выв. 9 процессора управления, где оно оказывает влияние на длительность импульсов, формируемых на выв. 1 процессора управления, осуществляя тем самым автоматическую настройку частоты гетеродина СК.

Напряжения, Необходимые для переключения диапазонов СК, формируются на выв. 8,10 процессора управления и после преобразования в микросхеме D1 моноплаты поступают на выв. 3,4,6 СК.

При удержании нажатой кнопки настройки более 3 с напряжения на выв. 8, 10 процессора управления переключаются с частотой 1 Гц, обеспечивая последовательно три варианта напряжений на этих выводах: выв. 8,10-0В; выв. 8-5В, выв. 10-0В; выв. 8-0В, выв. 10-5В. Выв. 8,10 процессора управления через конт. 7, 6 разъема X1/XS1 соединены с выв. 2, 1 микросхемы D1 моноплаты, поэтому на трех ее выводах (выв. 5,7,6) также последовательно появляется напряжение + 12 В, которое, поступая на выв. 3, 4, 6 СК, обеспечивает последовательное включение трех диапазонов.

Информация о настройке, состоянии оперативных функциональных регулировок, режиме работы, сформированная процессором управления, записывается П ПЗУ на микросхеме D4 МОС, которое обладает свойством при снятии напряжения питания +5 В хранить записанную информацию в течение длительного времени.

Для передачи команд от процессора управления на микросхему D4 МОС и обратно используется двухпроводная цифровая шина l2C (выв. 40, 39 микросхемы D6, выв. 5, 6 микросхемы D4 МОС).

При приеме телевизионного сигнала на выв. 29 процессора управления поступает сигнал опознавания, формируемый на выв. 4 микросхемы D2 МОС. При отсутствии сигнала опознавания процессор управления блокирует канал звука, увеличивает скорость изменения напряжения настройки гетеродина СК и переводит телевизор в дежурный режим через 5 мин в случае отсутствия команд с панели управления или с ПДУ.

Наличие таймера в процессоре управления позволяет с ПДУ устанавливать время перехода телевизора из рабочего режима в дежурный независимо от наличия телевизионного сигнала.

Выв. 33 процессора управления предназначен для сброса программ процессора и задания его нулевого адреса. При включении телевизора в сеть переменного тока напряжение +5 В поступает на выв. 42 процессора управления, при этом на его выв. 33 кратковременно возникает сигнал лог. 0, длительность которого определяется временем зарядки конденсатора С52 МОС через резистор R59 от источника напряжения +5 В. Этим сигналом сбрасывается счетчик программ.

После зарядки конденсатора С52 на выв. 33 образуется сигнал лог. 1 и начинается работа процессора управления по программе ППЗУ При отключении телевизора от сети переменного тока конденсатор С52 МОС быстро разряжается через открытый диод VD7.

Декодер сигналов телетекста реализован на микросхеме D5 МОС типа SAA5281 P/R (рис. 4.13). Видеосигнал с эмиттерной нагрузки R43 транзистора VT3 МОС через разделительный конденсатор С56 поступает на выв. 8 микросхемы D5.

Работой декодера сигналов телетекста управляет процессор управления через двухпроводную цифровую шину l2C (выв. 23, 24).

Питание микросхемы D5 МОС осуществляется от источника стабилизированного напряжения +5 В, подаваемого на ее выв. 1,10,13,18 через эмиттерный повторитель на транзисторе VT5 только в рабочем режиме телевизора. В дежурном режиме транзистор VT5 закрыт, так как на его базу не подается положительное напряжение от источника стабилизированного напряжения +8 В.

Рис. 4.13. Структурная схема микросхемы SAA5281 P/R

Для работы декодера сигналов телетекста необходим генератор, частота которого задается внешним кварцевым резонатором ZQ8, подключенным к выв. 3,4 микросхемы.

Декодированные сигналы телетекста в виде сигналов RGB с выв. 15-17 микросхемы через последовательно соединенные резисторы R68-R70 и конденсаторы С36-С38 поступают на выв. 22-24 микросхемы D2 - входы внешних сигналов RGB переключателя сигналов основных цветов. При этом на выв. 19 микросхемы D5 МОС формируется управляющий сигнал, который через резистор R67 и диод VD8 подается на выв. 21 микросхемы D2 МОС, обеспечивая на нем напряжение около +3,5 В, что приводит к переключению с внутренних сигналов RGB на внешние. Затем, после прохождения схемы выбора сигналов, регулировок яркости и контрастности и усиления, сигналы RGB поступают на соответствующие выв. 20,19,18 микросхемы D2 и далее через конт. 3-1 разъема ХЗ-на выходные видеоусилители, расположенные на плате кинескопа.

Для обеспечения нормальной контрастности изображения на экране телевизора без необходимости дополнительной ее регулировки при приеме сигналов телетекста автоматически уменьшается усиление сигналов RGB в микросхеме D2 за счет уменьшения напряжения на ее выв. 25, что обеспечивается с помощью схемы на транзисторе VT6 МОС. При приеме сигналов телетекста на его базу через резистор R73 поступает управляющий сигнал, сформированный на выв. 19 микросхемы D5. При этом транзистор открывается и резистор R80 через открытый диод VD9 соединяет выв. 25 микросхемы D2 с корпусом, что приводит к уменьшению контрастности изображения. При приеме телевизионных программ диод VD9 и транзистор VT6 закрыты.

Источник питания телевизора. Электропитание телевизора осуществляется от импульсного источника питания, работа которого основана на преобразовании сетевого напряжения переменного тока в периодическую последовательность импульсов с изменяющейся длительностью и последующим выпрямлением импульсного напряжения.

Для создания импульсного напряжения используется трансформаторТ2 моноплаты, через первичную обмотку которого (выв. 1,6) от источника постоянного напряжения протекает ток, периодически прерываемый ключевым каскадом на мощном транзисторе VT3 моноплаты. Изменением времени замкнутого состояния ключа стабилизируется значение постоянного напряжения, полученного в результате выпрямления импульсного напряжения.

В качестве устройства управления транзистором VT3 используется микросхема D2 типа КР1033ЕУ5А1 (рис. 4.14), содержащая также устройства защиты источника питания от перегрузок.

Постоянное напряжение, подаваемое на первичную обмотку трансформатора VT3, получается в результате выпрямления сетевого напряжения диодами VD5-VD8, включенными по мостовой схеме.

Переменное напряжение сети через двухполюсный выключатель S1, предохранитель FU1 и сетевой фильтр С8 L2 С12 подается на мостовую схему выпрямителя, с выхода которого выпрямленное напряжение, отфильтрованное конденсатором С27, через предохранитель FU2 поступает на первичную обмотку трансформатора ТЗ (выв. 6).

Рис. 4.14. Структурная схема микросхемы КР1033ЕУ5А1

Для ограничения значения тока через диоды VD5-VD8 в момент включения телевизора в сеть переменного тока переменное напряжение на диоды подается через терморезистор R13, обладающий в холодном состоянии большим сопротивлением.

Со вторичных обмоток трансформатора снимаются импульсные напряжения, из которых с помощью диодов т конденсаторов формируются постоянные напряжения для питания различных схем непосредственно или после дополнительной стабилизации.

Импульсное напряжение с обмотки (выв. 16, 15) выпрямляется диодом VD18 и конденсатором С48 и поступает на схему выходного каскада строчной развертки (+110 В). Это же напряжение (+110 В) через-резистор R6 подается на стабилизатор напряжения VD1, который формирует напряжение+31 В, используемое для настройки СК.

Импульсное напряжение с обмотки (выв. 9, 10) выпрямляется диодом VD21 и конденсатором С44 и используется для питания усилителя мощности звуковой частоты (+15 В).

Импульсное напряжение с обмотки (выв. 13,14) выпрямляется диодом VD20 и конденсатором С49 и поступает на вход схемы стабилизатора напряжения, реализованного в микросхеме D4 (выв. 1), на входе которого (выв. 7) формируется напряжение +5 В, которое используется для питания системы управления телевизором и декодера сигналов телетекста.

Импульсное напряжение с обмотки (выв. 16, 11) выпрямляется диодом VD19 и конденсатором С47 и поступает на вход другой схемы управляемого стабилизатора напряжения, также реализованного на микросхеме D4 (выв. 2), на выходе которого (выв. 6) формируется напряжение +12 В, используемое для питания схем СК и предварительного каскада строчной развертки на транзисторе VT1 только при переходе телевизора в рабочий режим.

Особенностью управляемого стабилизатора +12 В является то, что он может быть отключен в дежурном режиме телевизора. Напряжение управления формируется на выв. 41 процессора управления D6 МОС и через конт. 4 разъема X1/XS1 поступает на базу транзистора VT5 моноплаты, работающего в ключевом режиме. В дежурном режиме на выв. 41 напряжение равно лог. 1, транзистор VT5 открывается, замыкая на корпус выв. 3 микросхемы D4, при этом выходное напряжение уменьшается до+1,2 В.

В рабочем режиме транзистор VT5 закрыт и на выв. 3 микросхемы D4 через резистор R54 поступает напряжение +5 В.

Напряжение +12 В подается также на вход схемы стабилизатора напряжения, реализованного на микросхеме D5 (выв. 17), на выходе которого (выв. 2) формируется напряжение +8 В, которое используется для питания микросхем D1-D3 МОС.

Единственным регулировочным элементом схемы питания является переменный резистор R20, которым устанавливается напряжение +110 В.

Схема автоматического размагничивания кинескопа состоит из последовательно включенных терморезистора R3 и резистора R4 базовой моноплаты и петли размагничивания, подключенных к сети переменного тока. Характеристика терморезистора обеспечивает при каждом включении телевизора в сеть переменного тока создание в петле размагничивания переменного тока частотой питающей сети с быстро и плавно уменьшающимся почти до нуля размахом.

На рис. 4.15 показан фрагмент базовой моноплаты А1 при применении в телевизорах селектора каналов KS-K-131.

На рис. 4.16 показан способ подключения к плате кинескопа A3 зарубежного кинескопа A34KQW42X01.

Рис. 4.15. Фрагмент базовой моноплаты при применении в телевизорах селектора каналов KS-K-131

Рис. 4.16. Способ подключения к плате кинескопа A3 зарубежного кинескопа A34KQW42X01

Рис. 4.17. Варианты подключения катушек ОС: а - для кинескопа A34KQW42X01; б - для кинескопа A33LPE02X01

Рис. 4.18. Принципиальная схема ПДУ-5

На рис. 4.17 показаны варианты подключения катушек ОС для двух типов кинескопа.

На рис. 4.18 приведена принципиальная схема пульта дистанционного управления ПДУ-5 (он применяется в моделях без телетекста, не обозначенных буквой Т).

Реклама